## به نام خدا

مدار شیفت ترکیبی

نرگس قزوینی – دلنیا غیاثوند محمدخانی

بهار 1403

## شیفت به چپ و راست چهاربیتی:

ابتدا باید یک مالتی پلکسر 2 به 1 را توصیف کنیم که شکل مدار آن در زیر آمده است



با تعدادی از گیت های پایه می توان یک مالتی پلکسر 2 به 1 را توصیف کرد که در مدار شیفت از آن استفاده کنیم . کد وریلاگ آن بصورت زیر نوشته است :

```
module Multiplexer2_1(
    input Data0,
    input Data1,
    input S,
    output Result
);

    wire nS,P1,P2;

    not (nS,S);
    and (P1,Data0,nS);
    and (P2,Data1, S);
    or (Result,P1,P2);
```

endmodule

ابتدا نام ماژول را انتخاب کردیم ، یعنی Multiplexer2\_1 و سپس ورودی های آن را تعریف کردیم . دو ورودی تک بیتی به نام S که مشخص می کند مقدار تک بیتی به نام های Data0 و Data1 و یک سیگنال انتخابگر مالتی پلکسر به نام S که مشخص می کند مقدار Data0 به خروجی منتقل شود و یا مقدار Data1 ، در واقع کار یک مالتی پلکسر همین است که توسط یک انتخابگر مشخص کند کدام یک از ورودی ها به خروجی منتقل شود .

سپس سه متغییر با نام های P1 ، nS و P2 تعریف کردیم که طبق شکل مالتی پلکسر ، برای خروجی های Not و And های موجود از آن استفاده خواهیم کرد . حال گیت های موجود در مدار مالتی پلکسر را توصیف میکنیم ، ابتدا یک گیت Not قرار می دهیم و ورودی سیگنال S را به آن می دهیم و خروجی این گیت را به می دهیم . سپس سیگنال S را با سیگنال Data0 و سیگنال Data0 را با سیگنال P2 و قرار می دهیم .

حال کافی است دو خروجی ذکر شده را با یکدگیر OR کنیم تا خروجی نهایی که نتیجه مالتی پلکسر است بدست آبد .

اکنون وقت آن رسیده در یک ماژول سطح بالاتر ، چهار مرتبه از ماژول مالتی پلکسر نمونه گیری کنیم و ورودی آنها را بصورت ترتیبی از چپ و راست به یکدیگر متصل کنیم . هر یک از مالتی پلکسر ها یک بیت از خروجی را برای ما میسازد بنابراین به چهار مالتی پلکسر احتیاج داریم . البته نیازی به توصیف چهارباره مالتی پلکسر نداریم و فقط کافی است همان مالتی پلکسر نوشته شده در مرحله قبل را نمونه گیری کنیم .

```
module Shift(
    input [3:0] A,
    input iR,
    input iL,
    input S,
    output [3:0] Result
);

    Multiplexer2_1 M1 (iR,A[1],S,Result[0]);
    Multiplexer2_1 M2 (A[0],A[2],S,Result[1]);
    Multiplexer2_1 M3 (A[1],A[3],S,Result[2]);
    Multiplexer2_1 M4 (A[2],iL,S,Result[3]);
```

endmodule

اسم مدار اصلی را Shift گذاشتیم و ورودی چهاربیتی A را برای آن انتخاب کردیم . ورودی تک بیتی iR برای زمانی تعریف شده است که قرار است شیفت به چپ داشته باشیم ، در آن هنگام این بیت از سمت راست وارد

خروجی می شود . ورودی iL نیز برای وقتی استفاده می شود که می خواهیم شیفت به راست بدهیم و این داده از سمت چپ وارد خروجی می شود . سیگنال انتخابگر S که به پایه S مالتی پلکسر ها وصل خواهد شد ، انتخاب می کند که شیفت به چپ توسط مالتی پلکسر ها انجام شود و یا شیفت به راست . نام خروجی اصلی مدار شیفت را که همان خروجی مالتی پلکسر های ما می باشد را نیز Result گذاشتیم .

برای نمونه گیری از مالتی پلکسر ها ابتدا اسم آن ماژول یعنی مالتی پلکسر 2 به 1 را می نویسیم سپس یک اسم مستعار برای آن انتخاب می کنیم تا با دیگر مالتی پلکسر های نمونه گیری شده تفکیک قائل شویم . سپس ورودی هایی که می خواهیم به این مالتی پلکسر بدهیم را مشخص می کنیم مالتی پلکسر اول مقدار A1 را برای شیفت به راست میگیرد .

مالتی پلکسر دوم به طریق مشابه مقدار AO را برای شیفت به چپ و مقدار A2 را برای شیفت به راست میگیرد . مالتی پلکسر مالتی پلکسر سوم مقدار A1 را برای شیفت به چپ و مقدار A1 را برای شیفت به راست میگیرد . سیگنال S را برای همه آخر نیز مقدار A2 را برای شیفت به راست میگیرد . سیگنال S را برای همه مالتی پلکسر ها به چپ یا راست شیفت را انجام دهند مالتی پلکسر ها در نظر گرفته ایم که بصورت هماهنگ همه مالتی پلکسر ها به چپ یا راست شیفت را انجام دهند . مقدار خروجی هر مالتی پلکسر را نیز درون Result قرار دادیم . مدار را در نرم افزار مدلسیم کامپایل می کنیم تا از صحت نوشتاری آن مطمئن شویم :

| ▼ Name           | △ Status | Туре    | Order | Modified            |
|------------------|----------|---------|-------|---------------------|
| Multiplexer2_1.v | 1        | Verilog | 1     | 06/13/2024 10:28:16 |
| Shift.v          | 1        | Verilog | 0     | 06/13/2024 10:28:11 |

مدار به درستی کامپایل شد . اکنون وقت آن رسیده تا نظر عملکردی نیز صحت عملکرد مدار را بررسی کنیم . برای اینکار به نوشتن یک تست بنچ نیاز داریم .

## تست بنچ:

کد توصیف تست بنچ به این صورت می باشد

```
module TestBench;
        reg [3:0] A;
        reg iR;
        reg iL;
        reg S;
        wire [3:0] Result;
        Shift Tb (A, iR, iL, S, Result);
        initial
        begin
                A = 4'b1011; iR = 0; iL = 0;
                 S = 0; #50;
                S = 1; #50;
                A = 4'b1001; iR = 1; iL = 0;
                 S = 0; #50;
                S = 1; #50;
                A = 4'b0011; iR = 0; iL = 1;
                 S = 0; #50;
                 S = 1; #50;
                A = 4'b1000; iR = 1; iL = 1;
                 S = 0; #50;
                 S = 1; #50;
        end
```

endmodule

ابتدا نام ماژول تست بنچ را انتخاب میکنیم که همان اسم TestBench را انتخاب کردیم . سپس به ازای ورودی های مدار اصلی ، سیگنال هایی از نوع Reg تعریف میکنیم تا قابلیت مقداردهی درون بلاک Initial را داشته باشند . خروجی مدار اصلی را نیز از نوع wire تعریف میکنیم که مقدار آن توسط مدار اصلی محاسبه شود و درون این متغییر ریخته شود . حال باید یک نمونه گیری انجام دهیم و از مدار اصلی ، درون تست بنچ نمونه گیری کنیم و ورودی هایی که مقداردهی خواهیم کرد را به آن بدهیم تا مدار مقدار خروجی را محاسبه کند و در اختیار ما قرار دهد .

حال وقت آن رسیده به ورودی ها مقادیر دلخواه بدهیم تا ببینیم نتیجه محاسبات چگونه است . به ازای 4 حالت مختلف از A که هر کدام دو حالت از S برای شیفت به چپ و شیفت به راست مقداردهی شده اند ، خروجی را مشاهده می کنیم . در واقع 8 حالت مختلف را صحت سنجی خواهیم کرد .

| <b>1</b> •              | Msgs    |        |        |        |        |        |        |        |        |
|-------------------------|---------|--------|--------|--------|--------|--------|--------|--------|--------|
| /TestBench/iR           | 1'b0    |        |        |        |        |        |        |        |        |
| /TestBench/iL           | 1'b0    |        |        |        |        |        |        |        |        |
| ⊢ <b>∜</b> /TestBench/A | 4b1011  | 4b1011 |        | 4b1001 |        | 4b0011 |        | 4b1000 |        |
| /TestBench/S            | 1'b0    |        |        |        |        |        |        |        |        |
| ├� /TestBench/Result    | 4'b0110 | 4b0110 | 4b0101 | 4b0011 | 4b0100 | 4b0110 | 4b1001 | 4b0001 | 4b1100 |

در مورد اول که A=1011 می باشد . ابتدا S را صفر و سپس یک کرده ایم تا ابتدا شیفت به چپ سپس شیفت به راست انجام شود . در شیفت به چپ مقدار iR و در شیفت به راست مقدار iR و در شیفت به راست مقدار iR و در شیفت به راست مقدار iR را برای شیفت به چپ و مقدار iR را برای شیفت به راست مشاهده می کنیم که به درستی انجام شده است .

در مورد دوم که A=1001 می باشد ، مجددا ابتدا شیفت به چپ با مقدار ورودی iR=1 و سپس شیفت به راست با مقدار ورودی iL=0 انجام شده است که برای شیفت به چپ خروجی iL=0 و برای شیفت به راست خروجی 0100 شده است که صحیح است .

در مورد سوم که A=0011 می باشد ، مجددا ابتدا شیفت به چپ با مقدار ورودی iR=0 و سپس شیفت به راست با مقدار ورودی iL=1 انجام شده است که برای شیفت به چپ خروجی iL=1 و برای شیفت به راست خروجی iL=1 شده است که صحیح است .

در مورد چهارم که A=1000 می باشد ، مجددا ابتدا شیفت به چپ با مقدار ورودی iR=1 و سپس شیفت به راست با مقدار ورودی iL=1 انجام شده است که برای شیفت به چپ خروجی 0001 و برای شیفت به راست خروجی 1100 شده است که صحیح است . بنابراین مدار شیفت به درستی عمل می کند .